본문 바로가기

S3C2800

S3C2800번역본 리모트 제어 13 리모트 제어 신호 수신기 개괄 S3C2800 은 8개의 리모트 제어 신호들을 8비트 해상도로 캡처하고 저장할 수 있다. 리모트 제어 신호 수신기는 리모트 제어 신호의 상승 에지, 하강 에지 또는 상승/하강 에지를 검출할 수 있고, 펄스 에지의 폭을 캡처할 수 있다. 리모트 제어 신호의 최소 펄스 폭이 (1/32768)*5초보다는 커야만 한다; 그렇지 않으면, 리모트 제어 신호 수신기는 펄스 폭을 캡처하지 못할 수 있다. 그림 13-1은 수신기 블록내의 구성요소를 보여준다. 그림 13-1. 리모트 제어 신호 수신기 블록 구성도 리모트 제어 신호 수신기 블록 동작 리모트 제어 신호가 IRIN 핀에 입력되면, 현재의 8비트 카운터 값이 신호의 에지(상승 또는 하강)일 때에 FIFO에 써지고, 카운터는 ‘.. 더보기
S3C2800번역본 UART S3C2800번역본 UART 2007/11/02 - [임베디드/ARM] - S3C2800번역본 리모트 제어 2007/11/02 - [임베디드/ARM] - S3C2800번역본 IIC 2007/11/02 - [임베디드/ARM] - S3C2800번역본 WATCHDOG 더보기
S3C2800번역본 IIC IIC-버스 인터페이스 개괄 S3C2800 RISC 마이크로프로세서는 2채널 멀티-마스터 IIC 버스 serial 인터페이스를 지원한다. 양방향 serial 데이터 라인(IICSDAn)과 serial 클럭 라인(IICSCLKn)을 통해서 버스 마스터와 IIC 버스에 연결된 페리페럴(peripheral) 디바이스 사이에 정보가 전달된다. 멀티-마스터 IIC-버스 모드에서, 여러 개의 S3C2800 RISC 마이크로프로세서는 슬래이브 디바이스들에게/로부터 serial 데이터를 수신/전송할 수 있다. 마스터 S3C2800 cpu는 IIC-버스를 통한 데이터 전송을 초기화할 수 있고, 전송의 마무리를 책임지고 있다. 표준적인 버스 조정(arbitration) 과정이 S3C2800 IIC-버스에 사용되고 있다. .. 더보기
S3C2800번역본 WATCHDOG 와치독 타이머 개괄 S3C2800 와치독 타이머는, 콘트롤러의 동작이 노이즈나 시스템 에러 등의 오동작으로 방해를 받았을 때, 콘트롤러를 재가동하는 데 사용된다. 와치독 타이머의 리셋 신호는 128 PCLK 싸이클 동안 발생한다. 디버깅 환경에 대한 고려 S3C2800이 Embedded ICE를 사용하는 디버그 모드일 때, 와치독 타이머는 반드시 동작되지 않아야 한다. 와치독 타이머는 CPU 코어 신호(DBGACK 신호)로부터 현재 모드가 디버그 모드인지 아닌지를 결정할 수 있다. 일단 DBGACK 신호가 ASSERT되면, 와치독 타이머가 종료되어도 와치독 타이머의 리셋 신호 출력이 활성화 되지 않는다. 와치독 타이머 동작 와치독 타이머의 기능 블록별 구성도가 그림 15-1에 나타나 있다. 와치독 타이머.. 더보기
S3C2800유저매뉴얼 8장 DMA S3C2800유저매뉴얼 8장 DMA 더보기
S3C2800 데이타 쉬트 S3C2800 데이타 쉬트 더보기
S3C2800 유저 매뉴얼 S3C2800 유저 매뉴얼 더보기